WEKO3
-
RootNode
アイテム
スクラッチパッドメモリ搭載組込みシステムのソフトエラー耐性を向上するメモリオブジェクト配置手法
https://ipsj.ixsq.nii.ac.jp/records/78178
https://ipsj.ixsq.nii.ac.jp/records/78178e972a49c-fbde-4569-8133-607fd25a0f86
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2011 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2011-10-12 | |||||||
タイトル | ||||||||
タイトル | スクラッチパッドメモリ搭載組込みシステムのソフトエラー耐性を向上するメモリオブジェクト配置手法 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | A Memory Objects Allocation Scheme to Improve Soft Errors Tolerance on Embedded Systems with a Scratch-pad Memory | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | メモリアーキテクチャ | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||
資源タイプ | conference paper | |||||||
著者所属 | ||||||||
豊橋技術科学大学大学院工学研究科情報・知能工学専攻 | ||||||||
著者所属 | ||||||||
豊橋技術科学大学大学院工学研究科情報・知能工学専攻 | ||||||||
著者所属 | ||||||||
九州大学システムLSI研究センター/独立行政法人科学技術振興機構, CREST | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Engineering, Toyohashi University of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science and Engineering, Toyohashi University of Technology | ||||||||
著者所属(英) | ||||||||
en | ||||||||
System LSI Research Center, Kyushu University / Japan Science and Technology Agency, CREST | ||||||||
著者名 |
森本, 喬
小林, 良太郎
杉原, 真
× 森本, 喬 小林, 良太郎 杉原, 真
|
|||||||
著者名(英) |
Takashi, Morimoto
Ryotaro, Kobayashi
Makoto, Sugihara
× Takashi, Morimoto Ryotaro, Kobayashi Makoto, Sugihara
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年の集積回路の微細化に伴い,ソフトエラーと呼ばれる現象の発生が増加している.特に SRAM であるキャッシュはソフトエラーに対して脆弱であり,ソフトエラー耐性の向上が必要となる.メモリ回路のソフトエラー耐性向上手法として,誤り訂正符号 (ECC) 技術がしばしば用いられる.ECC の使用はメモリ回路においてアクセスレイテンシの増加を伴う.アクセスレイテンシの増加は,キャッシュを搭載した高い性能が要求される組込みシステムでは許容できない.本研究では,キャッシュのアクセスレイテンシを増加せずに,ECC 技術を適用したスクラッチパッドメモリ (SPM) を用いるソフトエラー耐性向上手法を提案する.計算機実験により,SPM 未実装時と比較して最大 72% のソフトエラー耐性向上を確認した. | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Recent advances in shrinking integrated circuits increase occurrences of soft errors. In particular, since SRAM-based caches are vulnerable to soft errors, it is necessary to improve soft errors tolerance. As soft errors tolerance improvement methods for memory circuits, error correcting code (ECC) techniques often are used. Using ECC involves the increase of access latencies in memory circuits. The increase of access latencies cannot be permitted for embedded systems, which require high performance, with caches. In this paper, we propose a method to improve soft errors tolerance by using a scratch-pad memory (SPM) with ECC techniques, without increasing cache access latencies. Our computer experiments show soft errors tolerance improvement by up to 72%, compared to a system without SPM. | |||||||
書誌情報 |
組込みシステムシンポジウム2011論文集 巻 2011, p. 12-1-12-10, 発行日 2011-10-12 |
|||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |