WEKO3
-
RootNode
アイテム
セレクタ論理を適用したFFTプロセッサのFPGA実装評価
https://ipsj.ixsq.nii.ac.jp/records/183282
https://ipsj.ixsq.nii.ac.jp/records/1832829046867d-dcd8-458b-a7d9-7c51d658ec37
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2017 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Symposium(1) | |||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2017-08-23 | |||||||||||||
タイトル | ||||||||||||||
タイトル | セレクタ論理を適用したFFTプロセッサのFPGA実装評価 | |||||||||||||
言語 | ||||||||||||||
言語 | jpn | |||||||||||||
キーワード | ||||||||||||||
主題Scheme | Other | |||||||||||||
主題 | 計算手法 | |||||||||||||
資源タイプ | ||||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||||||||
資源タイプ | conference paper | |||||||||||||
著者所属 | ||||||||||||||
早稲田大学大学院基幹理工研究科情報理工・情報通信専攻 | ||||||||||||||
著者所属 | ||||||||||||||
早稲田大学理工学術院総合研究所 | ||||||||||||||
著者所属 | ||||||||||||||
早稲田大学大学院基幹理工研究科情報理工・情報通信専攻 | ||||||||||||||
著者所属 | ||||||||||||||
早稲田大学大学院基幹理工研究科情報理工・情報通信専攻 | ||||||||||||||
著者名 |
平井, 勇也
× 平井, 勇也
× 川村, 一志
× 柳澤, 政生
× 戸川, 望
|
|||||||||||||
論文抄録 | ||||||||||||||
内容記述タイプ | Other | |||||||||||||
内容記述 | 高速フーリエ変換 (FFT) は信号処理に代表される様々なアプリケーションで利用されており,高速な FFT プロセッサを設計することが求められる.本稿では,FFT 中の差積演算 (減算後に乗算を行う演算) に着目した高速な FFT プロセッサの設計手法を提案する.差積演算にビットレベル式変形を施しセレクタ論理に帰着させることで桁上げ伝搬遅延を削減し,FFT プロセッサの処理速度向上を図る.本設計手法では,遅延時間の大きな差積演算のみをセレクタ論理に帰着させることで必要なハードウェア資源を抑えた設計を可能にする.差積演算の一部をセレクタ論理に帰着させた FFT プロセッサを FPGA に実装した結果,通常の FFT プロセッサに比べ,処理速度を最大 21 % 向上するとともに,LUT 数を最大 33 % 削減できることを確認した. | |||||||||||||
書誌情報 |
DAシンポジウム2017論文集 巻 2017, p. 180-185, 発行日 2017-08-23 |
|||||||||||||
出版者 | ||||||||||||||
言語 | ja | |||||||||||||
出版者 | 情報処理学会 |
Share
Cite as
平井, 勇也, 川村, 一志, 柳澤, 政生, 戸川, 望, 2017, セレクタ論理を適用したFFTプロセッサのFPGA実装評価: 情報処理学会, 180–185 p.
Loading...