Item type |
SIG Technical Reports(1) |
公開日 |
2017-10-30 |
タイトル |
|
|
タイトル |
FPGAアクセラレータ開発を支援するためのツール環境 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
LSI設計技術 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
富士通研究所 |
著者所属 |
|
|
|
富士通研究所 |
著者所属 |
|
|
|
富士通研究所 |
著者所属 |
|
|
|
富士通九州ネットワークテクノロジーズ |
著者所属 |
|
|
|
富士通九州ネットワークテクノロジーズ |
著者所属 |
|
|
|
富士通研究所 |
著者名 |
富田, 憲範
一場, 利幸
田宮, 豊
今里, 賢一
山下, 公彰
藤澤, 久典
|
著者名(英) |
Yoshinori, Tomita
Toshiyuki, Ichiba
Yutaka, Tamiya
Kenichi, Imazato
Hiroaki, Yamashita
Hisanori, Fujisawa
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
科学技術計算など大量のデータと計算を扱う分野では,処理速度や消費電力の面で CPU は効率が悪いため,アクセラレータの利用が広まっている.アクセラレータを FPGA で実装する場合,回路の開発作業を伴うため,開発期間の長さが問題となるが,高位合成ツールを利用すれば,C 言語を用いて高い抽象度で回路動作を記述可能となり,開発期間を短縮できる.しかし,ソフトウェアとして記述された C コードを高位合成すると,性能が低い,FPGA に入り切らない,といった問題が発生する.そのため,FPGA 設計者がソフトウェアの処理内容を理解した後,高位合成用の C コードを記述しなおす,という手順で開発されることがあった.本稿では,ソフトウェアを FPGA でハードウェア化することの難しさと,FPGA 設計者がソフトウェアを理解するとはどういうことか,について考察する.そして,メモリアクセスに基づいてソフトウェアの振る舞いを可視化する手法を提案し,ツールを実装してその評価を行う. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
書誌情報 |
研究報告組込みシステム(EMB)
巻 2017-EMB-46,
号 31,
p. 1-6,
発行日 2017-10-30
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |